S912XEG128W1MAA NXP
Beschikbaar |
S912XEG128W1MAA NXP
• Oproepmogelijkheid ter ondersteuning van een wereldwijde geheugenadresruimte van 8 Mbyte
• Busarbitrage tussen de masters CPU, BDM en XGATE
• Gelijktijdige toegang tot verschillende bronnen1 (intern, extern en randapparatuur) (zie figuur 3-1 )
• Oplossen van botsing met de doelbus
• Controle van de MCU-bedrijfsmodus
• MCU-beveiligingscontrole
• Afzonderlijke geheugentoewijzingsschema's voor elke master-CPU, BDM en XGATE
• ROM-besturingsbits om de FLASH- of ROM-selectie op de chip mogelijk te maken
• Poortvervanging registreert toegangscontrole
• Genereren van systeemreset wanneer de CPU toegang krijgt tot een niet-geïmplementeerd adres (d.w.z. een adres dat niet tot een van de on-chip modules behoort) in single-chip-modi
• Oproepmogelijkheid ter ondersteuning van een wereldwijde geheugenadresruimte van 8 Mbyte
• Busarbitrage tussen de masters CPU, BDM en XGATE
• Gelijktijdige toegang tot verschillende bronnen1 (intern, extern en randapparatuur) (zie figuur 3-1 )
• Oplossen van botsing met de doelbus
• Controle van de MCU-bedrijfsmodus
• MCU-beveiligingscontrole
• Afzonderlijke geheugentoewijzingsschema's voor elke master-CPU, BDM en XGATE
• ROM-besturingsbits om de FLASH- of ROM-selectie op de chip mogelijk te maken
• Poortvervanging registreert toegangscontrole
• Genereren van systeemreset wanneer de CPU toegang krijgt tot een niet-geïmplementeerd adres (d.w.z. een adres dat niet tot een van de on-chip modules behoort) in single-chip-modi
Zorg ervoor dat uw contactgegevens correct zijn. Jouw bericht zal rechtstreeks naar de ontvanger(s) worden verzonden en zullen niet openbaar worden weergegeven. Wij zullen uw persoonlijk informatie aan derden zonder uw uitdrukkelijke toestemming.