S912XEG128W1MAL NXP
Beschikbaar |
S912XEG128W1MAL NXP
• 16-bits CPU12X
— Opwaarts compatibel met de MC9S12-instructieset, met uitzondering van vijf Fuzzy-instructies (MEM, WAV, WAVR, REV, REVW) die zijn verwijderd
— Verbeterde geïndexeerde adressering
— Toegang tot grote gegevenssegmenten onafhankelijk van PPAGE
• INT (interrupt module)
— Acht niveaus van geneste interrupts
— Flexibele toewijzing van interruptbronnen aan elk interruptniveau.
— Externe niet-maskeerbare interrupt met hoge prioriteit (XIRQ)
— Interne niet-maskeerbare onderbreking van de geheugenbeschermingseenheid met hoge prioriteit
— Tot 24 pinnen op poorten J, H en P configureerbaar als stijgende of dalende randgevoelige interrupts
• EBI (externe businterface) (alleen verkrijgbaar in 208-pins en 144-pins pakketten)
— Maximaal vier chipselectie-uitgangen om 16K-, 1M-, 2M- en maximaal 4MByte-adresruimten te selecteren
- Elke chipselectie-uitgang kan worden geconfigureerd om de transactie te voltooien op de time-out van een van de twee wachtstatusgeneratoren of de deassertie van het EWAIT-signaal
• MMC (module mapping besturing)
• DBG (debug module)
— Monitoring van CPU- en/of XGATE-bussen met verzoeken om breakpoints van het tag- of force-type
— 64 x 64-bits cirkelvormige traceringsbuffer legt informatie over stroomverandering of geheugentoegang vast
• BDM (debug-modus op de achtergrond)
• MPU (geheugenbeschermingseenheid)
— 8 adresregio's definieerbaar per actieve programmataak
- Granulariteit van het adresbereik zo laag als 8 bytes
— Niet schrijven / Geen beveiligingsattributen uitvoeren
— Niet-maskeerbare onderbreking bij schending van de toegang
• XGATE
— Programmeerbare, krachtige I/O-coprocessormodule
— Brengt gegevens over van of naar alle randapparatuur en RAM zonder CPU-interventie of CPU-wachtstatussen
— Voert logische, verschuivingen-, reken- en bitbewerkingen uit op gegevens
— Kan de voltooiing van de HCS12X CPU-signaleringsoverdracht onderbreken
— Triggers van elke hardwaremodule en van de CPU mogelijk
— Twee onderbrekingsniveaus om taken met hoge prioriteit uit te voeren
— Hardware-ondersteuning voor het initialiseren van stackpointers
• OSC_LCP (oscillator)
- Low-power loopregeling Pierce-oscillator met behulp van een kristal van 4 MHz tot 16 MHz
— Goede immuniteit tegen lawaai
- Full-swing Pierce-optie met behulp van een kristal van 2 MHz tot 40 MHz
— Transconductantiegrootte voor een optimale opstartmarge voor typische kristallen
• IPLL (intern gefilterde, frequentiegemoduleerde fasevergrendelde klokgeneratie)
— Geen externe componenten nodig
— Configureerbare optie om spectrum te verspreiden voor verminderde EMC-straling (frequentiemodulatie)
• 16-bits CPU12X
— Opwaarts compatibel met de MC9S12-instructieset, met uitzondering van vijf Fuzzy-instructies (MEM, WAV, WAVR, REV, REVW) die zijn verwijderd
— Verbeterde geïndexeerde adressering
— Toegang tot grote gegevenssegmenten onafhankelijk van PPAGE
• INT (interrupt module)
— Acht niveaus van geneste interrupts
— Flexibele toewijzing van interruptbronnen aan elk interruptniveau.
— Externe niet-maskeerbare interrupt met hoge prioriteit (XIRQ)
— Interne niet-maskeerbare onderbreking van de geheugenbeschermingseenheid met hoge prioriteit
— Tot 24 pinnen op poorten J, H en P configureerbaar als stijgende of dalende randgevoelige interrupts
• EBI (externe businterface) (alleen verkrijgbaar in 208-pins en 144-pins pakketten)
— Maximaal vier chipselectie-uitgangen om 16K-, 1M-, 2M- en maximaal 4MByte-adresruimten te selecteren
- Elke chipselectie-uitgang kan worden geconfigureerd om de transactie te voltooien op de time-out van een van de twee wachtstatusgeneratoren of de deassertie van het EWAIT-signaal
• MMC (module mapping besturing)
• DBG (debug module)
— Monitoring van CPU- en/of XGATE-bussen met verzoeken om breakpoints van het tag- of force-type
— 64 x 64-bits cirkelvormige traceringsbuffer legt informatie over stroomverandering of geheugentoegang vast
• BDM (debug-modus op de achtergrond)
• MPU (geheugenbeschermingseenheid)
— 8 adresregio's definieerbaar per actieve programmataak
- Granulariteit van het adresbereik zo laag als 8 bytes
— Niet schrijven / Geen beveiligingsattributen uitvoeren
— Niet-maskeerbare onderbreking bij schending van de toegang
• XGATE
— Programmeerbare, krachtige I/O-coprocessormodule
— Brengt gegevens over van of naar alle randapparatuur en RAM zonder CPU-interventie of CPU-wachtstatussen
— Voert logische, verschuivingen-, reken- en bitbewerkingen uit op gegevens
— Kan de voltooiing van de HCS12X CPU-signaleringsoverdracht onderbreken
— Triggers van elke hardwaremodule en van de CPU mogelijk
— Twee onderbrekingsniveaus om taken met hoge prioriteit uit te voeren
— Hardware-ondersteuning voor het initialiseren van stackpointers
• OSC_LCP (oscillator)
- Low-power loopregeling Pierce-oscillator met behulp van een kristal van 4 MHz tot 16 MHz
— Goede immuniteit tegen lawaai
- Full-swing Pierce-optie met behulp van een kristal van 2 MHz tot 40 MHz
— Transconductantiegrootte voor een optimale opstartmarge voor typische kristallen
• IPLL (intern gefilterde, frequentiegemoduleerde fasevergrendelde klokgeneratie)
— Geen externe componenten nodig
— Configureerbare optie om spectrum te verspreiden voor verminderde EMC-straling (frequentiemodulatie)
Zorg ervoor dat uw contactgegevens correct zijn. Jouw Bericht zal rechtstreeks naar de ontvanger(s) worden verzonden en zullen niet in het openbaar worden getoond. Wij zullen nooit uw persoonlijk informatie aan derden zonder uw uitdrukkelijke toestemming.