S912XET256W1MAG NXP
Beschikbaar
S912XET256W1MAG NXP
• 16-bits CPU12X — Opwaarts compatibel met MC9S12-instructieset met uitzondering van vijf Fuzzy-instructies (MEM, WAV, WAVR, REV, REVW) die zijn verwijderd — Verbeterde geïndexeerde adressering — Toegang tot grote gegevenssegmenten onafhankelijk van PPAGE • INT (interrupt-module) — Acht niveaus van geneste interrupts — Flexibele toewijzing van interrupt-bronnen aan elk interrupt-niveau. — Externe niet-maskeerbare interrupt met hoge prioriteit (XIRQ) — Interne, niet-maskeerbare interrupt van de Memory Protection Unit met hoge prioriteit — Tot 24 pinnen op de poorten J, H en P, configureerbaar als stijgende of dalende randgevoelige interrupts • EBI (externe businterface) (alleen beschikbaar in 208-pins en 144-pins pakketten) — Maximaal vier chipselectie-uitgangen om 16K, 1M, 2M en maximaal 4 MByte-adresruimten te selecteren — Elke chipselectie-uitgang kan worden geconfigureerd om de transactie te voltooien op de time-out van een van de twee wachtstatusgeneratoren of de deassertie van het EWAIT-signaal • MMC (module mapping control) • DBG (debug module) — Bewaking van CPU- en/of XGATE-bussen met tag-type of force-type breakpoint-verzoeken — 64 x 64-bits circulaire trace-buffer legt informatie over verandering van stroom of geheugentoegang vast • BDM (debug-modus op de achtergrond) • MPU (memory protection unit) — 8 adresregio's die per actieve programmataak kunnen worden gedefinieerd — granulariteit van het adresbereik zo laag als 8 bytes — Niet schrijven / Nee beveiligingskenmerken uitvoeren — Niet-maskeerbare onderbreking bij toegangsovertreding • XGATE — Programmeerbare, krachtige I/O-coprocessormodule — Overdracht van gegevens van of naar alle randapparatuur en RAM zonder tussenkomst van de CPU of wachttoestanden van de CPU — Voert logische, shifts, rekenkundige en bitbewerkingen uit op gegevens — Kan de HCS12X CPU onderbreken die de voltooiing van de overdracht signaleert — Triggers van elke hardwaremodule en van de CPU mogelijk — Twee interrupt-niveaus om taken met hoge prioriteit uit te voeren — Hardware ondersteuning voor initialisatie van de stackaanwijzer • OSC_LCP (oscillator) — Laagvermogen lusregeling Doorbreek-oscillator met behulp van een kristal van 4 MHz tot 16 MHz - Goede immuniteit tegen ruis - Full-swing Pierce-optie met behulp van een kristal van 2 MHz tot 40 MHz - Transconductantie op maat voor optimale opstartmarge voor typische kristallen • IPLL (intern gefilterde, frequentiegemoduleerde fasevergrendelde lusklokgeneratie)
— Geen externe componenten nodig — Configureerbare optie om spectrum te spreiden voor verminderde EMC-straling (frequentiemodulatie) • CRG (klok- en resetgeneratie) — COP-waakhond — Real-time onderbreking — Klokmonitor — Snel ontwaken uit STOP in zelfklokmodus • Geheugenopties — 128K, 256k, 384K, 512K, 768K en 1M byte byte Flash — 2K, 4K byte geëmuleerde EEPROM — 12K, 16K, 24K, 32K, 48K en 64K Byte RAM • Flash Algemene kenmerken — 64 databits plus 8 syndroom ECC-bits (Error Correction Code) maken correctie van enkele bits en detectie van dubbele fouten mogelijk — Sectorgrootte wissen 1024 bytes — Geautomatiseerd programmeer- en wisalgoritme • D-Flash-functies — Tot 32 Kbyte D-Flash-geheugen met sectoren van 256 bytes voor gebruikerstoegang. — Speciale commando's om de toegang tot het D-Flash-geheugen te regelen via EEE-werking. — Correctie van enkelvoudige bitfouten en detectie van dubbele bitfouten binnen een woord tijdens leesbewerkingen. — Geautomatiseerd programmeer- en wisalgoritme voor het verifiëren en genereren van ECC-pariteitsbits. — Snelle sector wissen en woordprogramma's. — Mogelijkheid om tot vier woorden in een burst-reeks te programmeren • Geëmuleerde EEPROM-functies — Automatische verwerking van EEE-bestanden met behulp van een interne geheugencontroller. — Automatische overdracht van geldige EEE-gegevens van het D-Flash-geheugen naar het buffer-RAM bij reset. - Mogelijkheid om het aantal uitstaande EEE-gerelateerde buffer-RAM-woorden te controleren die nog in het D-Flash-geheugen moeten worden geprogrammeerd. — Mogelijkheid om de werking van de EEE uit te schakelen en prioritaire toegang tot het D-Flash-geheugen toe te staan. — Mogelijkheid om alle lopende EEE-bewerkingen te annuleren en prioritaire toegang tot het D-Flash-geheugen toe te staan. • Twee 16-kanaals, 12-bits analoog-naar-digitaal-converters — 8/10/12-bits resolutie — 3 μs, 10-bits enkelvoudige conversietijd — Links/rechts, ondertekende/niet-ondertekende resultaatgegevens — Externe en interne conversietriggermogelijkheid - Interne oscillator voor conversie in stopmodi - Ontwaken uit energiebesparende modi bij analoge vergelijking > of <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— Flexibel identificatiefilter programmeerbaar als 2 x 32 bit, 4 x 16 bit of 8 x 8 bit — Vier afzonderlijke interrupt-kanalen voor Rx, Tx, error en wake-up — Wekfunctie voor laagdoorlaatfilter — Loop-back voor zelftestwerking • ECT (verbeterde opnametimer) — 8 x 16-bits kanalen voor het vastleggen van invoer of het vergelijken van uitvoer — 16-bits vrijlopende teller met 8-bits precisieprescaler — 16-bits modulus-omlaagteller met 8-bits precisieprescaler — Vier 8-bits of twee 16-bits pulsaccumulatoren • TIM (standaard timermodule) — 8 x 16-bits kanalen voor het vastleggen van invoer of het vergelijken van uitvoer — 16-bits vrijlopende teller met 8-bits precisieprescaler — 1 x 16-bits pulsaccumulator • PIT (periodieke interrupt timer) — Maximaal acht timers met onafhankelijke time-outperioden — Time-outperioden selecteerbaar tussen 1 en 224 busklokcycli — Time-out-interrupt en perifere triggers • 8 PWM-kanalen (pulsbreedtemodulator) — 8 kanalen x 8-bits of 4-kanaals x 16-bits pulsbreedtemodulator — programmeerbare periode en inschakelduur per kanaal — Midden- of links uitgelijnde uitgangen — Programmeerbare klokselectielogica met een breed frequentiebereik — Snelle noodstop-invoer • Drie Serial Peripheral Interface Modules (SPI) — Configureerbaar voor 8- of 16-bits gegevensgroottes • Acht seriële communicatie-interfaces (SCI) — Standaard mark/space non-return-to-zero (NRZ)-formaat — Selecteerbaar IrDA 1.4 return-to-zero-inverted (RZI)-formaat met programmeerbare pulsbreedtes • Twee Inter-IC-bus (IIC)-modules — Multi-master-werking — Software programmeerbaar voor een van de 256 verschillende seriële klokfrequenties — Ondersteuning voor uitzendmodus — Ondersteuning voor 10-bits adressen • Spanningsregelaar op de chip — Twee parallelle, lineaire spanningsregelaars met bandgap-referentie — Laagspanningsdetectie (LVD) met laagspanningsonderbreking (LVI) — Resetcircuit bij inschakelen (POR) — Werking met een bereik van 3,3 V en 5 V — Laagspanningsreset (LVR)
• Energiezuinige wekwekker (API) — Beschikbaar in alle modi, inclusief Full Stop-modus — Trimbaar tot +-5% nauwkeurigheid — Time-outperioden variëren van 0,2 ms tot ~13 s met een resolutie van 0,2 ms • Invoer/uitvoer — Tot 152 algemene invoer-/uitvoerpinnen (I/O) plus 2 pinnen met alleen invoer — Hysterese en configureerbaar pull-up/pull-down-apparaat op alle invoerpennen — Configureerbare aandrijfsterkte op alle uitvoerpennen • Pakketopties — 208-pins MAPBGA — 144-pins low-profile quad flat-pack (LQFP) — 112-pins low-profile quad flat-pack (LQFP) — 80-pins quad flat-pack (QFP) • Maximale CPU-busfrequentie van 50 MHz, maximale XGATE-busfrequentie van 100 MHz
• 16-bits CPU12X — Opwaarts compatibel met MC9S12-instructieset met uitzondering van vijf Fuzzy-instructies (MEM, WAV, WAVR, REV, REVW) die zijn verwijderd — Verbeterde geïndexeerde adressering — Toegang tot grote gegevenssegmenten onafhankelijk van PPAGE • INT (interrupt-module) — Acht niveaus van geneste interrupts — Flexibele toewijzing van interrupt-bronnen aan elk interrupt-niveau. — Externe niet-maskeerbare interrupt met hoge prioriteit (XIRQ) — Interne, niet-maskeerbare interrupt van de Memory Protection Unit met hoge prioriteit — Tot 24 pinnen op de poorten J, H en P, configureerbaar als stijgende of dalende randgevoelige interrupts • EBI (externe businterface) (alleen beschikbaar in 208-pins en 144-pins pakketten) — Maximaal vier chipselectie-uitgangen om 16K, 1M, 2M en maximaal 4 MByte-adresruimten te selecteren — Elke chipselectie-uitgang kan worden geconfigureerd om de transactie te voltooien op de time-out van een van de twee wachtstatusgeneratoren of de deassertie van het EWAIT-signaal • MMC (module mapping control) • DBG (debug module) — Bewaking van CPU- en/of XGATE-bussen met tag-type of force-type breakpoint-verzoeken — 64 x 64-bits circulaire trace-buffer legt informatie over verandering van stroom of geheugentoegang vast • BDM (debug-modus op de achtergrond) • MPU (memory protection unit) — 8 adresregio's die per actieve programmataak kunnen worden gedefinieerd — granulariteit van het adresbereik zo laag als 8 bytes — Niet schrijven / Nee beveiligingskenmerken uitvoeren — Niet-maskeerbare onderbreking bij toegangsovertreding • XGATE — Programmeerbare, krachtige I/O-coprocessormodule — Overdracht van gegevens van of naar alle randapparatuur en RAM zonder tussenkomst van de CPU of wachttoestanden van de CPU — Voert logische, shifts, rekenkundige en bitbewerkingen uit op gegevens — Kan de HCS12X CPU onderbreken die de voltooiing van de overdracht signaleert — Triggers van elke hardwaremodule en van de CPU mogelijk — Twee interrupt-niveaus om taken met hoge prioriteit uit te voeren — Hardware ondersteuning voor initialisatie van de stackaanwijzer • OSC_LCP (oscillator) — Laagvermogen lusregeling Doorbreek-oscillator met behulp van een kristal van 4 MHz tot 16 MHz - Goede immuniteit tegen ruis - Full-swing Pierce-optie met behulp van een kristal van 2 MHz tot 40 MHz - Transconductantie op maat voor optimale opstartmarge voor typische kristallen • IPLL (intern gefilterde, frequentiegemoduleerde fasevergrendelde lusklokgeneratie)
— Geen externe componenten nodig — Configureerbare optie om spectrum te spreiden voor verminderde EMC-straling (frequentiemodulatie) • CRG (klok- en resetgeneratie) — COP-waakhond — Real-time onderbreking — Klokmonitor — Snel ontwaken uit STOP in zelfklokmodus • Geheugenopties — 128K, 256k, 384K, 512K, 768K en 1M byte byte Flash — 2K, 4K byte geëmuleerde EEPROM — 12K, 16K, 24K, 32K, 48K en 64K Byte RAM • Flash Algemene kenmerken — 64 databits plus 8 syndroom ECC-bits (Error Correction Code) maken correctie van enkele bits en detectie van dubbele fouten mogelijk — Sectorgrootte wissen 1024 bytes — Geautomatiseerd programmeer- en wisalgoritme • D-Flash-functies — Tot 32 Kbyte D-Flash-geheugen met sectoren van 256 bytes voor gebruikerstoegang. — Speciale commando's om de toegang tot het D-Flash-geheugen te regelen via EEE-werking. — Correctie van enkelvoudige bitfouten en detectie van dubbele bitfouten binnen een woord tijdens leesbewerkingen. — Geautomatiseerd programmeer- en wisalgoritme voor het verifiëren en genereren van ECC-pariteitsbits. — Snelle sector wissen en woordprogramma's. — Mogelijkheid om tot vier woorden in een burst-reeks te programmeren • Geëmuleerde EEPROM-functies — Automatische verwerking van EEE-bestanden met behulp van een interne geheugencontroller. — Automatische overdracht van geldige EEE-gegevens van het D-Flash-geheugen naar het buffer-RAM bij reset. - Mogelijkheid om het aantal uitstaande EEE-gerelateerde buffer-RAM-woorden te controleren die nog in het D-Flash-geheugen moeten worden geprogrammeerd. — Mogelijkheid om de werking van de EEE uit te schakelen en prioritaire toegang tot het D-Flash-geheugen toe te staan. — Mogelijkheid om alle lopende EEE-bewerkingen te annuleren en prioritaire toegang tot het D-Flash-geheugen toe te staan. • Twee 16-kanaals, 12-bits analoog-naar-digitaal-converters — 8/10/12-bits resolutie — 3 μs, 10-bits enkelvoudige conversietijd — Links/rechts, ondertekende/niet-ondertekende resultaatgegevens — Externe en interne conversietriggermogelijkheid - Interne oscillator voor conversie in stopmodi - Ontwaken uit energiebesparende modi bij analoge vergelijking > of <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— Flexibel identificatiefilter programmeerbaar als 2 x 32 bit, 4 x 16 bit of 8 x 8 bit — Vier afzonderlijke interrupt-kanalen voor Rx, Tx, error en wake-up — Wekfunctie voor laagdoorlaatfilter — Loop-back voor zelftestwerking • ECT (verbeterde opnametimer) — 8 x 16-bits kanalen voor het vastleggen van invoer of het vergelijken van uitvoer — 16-bits vrijlopende teller met 8-bits precisieprescaler — 16-bits modulus-omlaagteller met 8-bits precisieprescaler — Vier 8-bits of twee 16-bits pulsaccumulatoren • TIM (standaard timermodule) — 8 x 16-bits kanalen voor het vastleggen van invoer of het vergelijken van uitvoer — 16-bits vrijlopende teller met 8-bits precisieprescaler — 1 x 16-bits pulsaccumulator • PIT (periodieke interrupt timer) — Maximaal acht timers met onafhankelijke time-outperioden — Time-outperioden selecteerbaar tussen 1 en 224 busklokcycli — Time-out-interrupt en perifere triggers • 8 PWM-kanalen (pulsbreedtemodulator) — 8 kanalen x 8-bits of 4-kanaals x 16-bits pulsbreedtemodulator — programmeerbare periode en inschakelduur per kanaal — Midden- of links uitgelijnde uitgangen — Programmeerbare klokselectielogica met een breed frequentiebereik — Snelle noodstop-invoer • Drie Serial Peripheral Interface Modules (SPI) — Configureerbaar voor 8- of 16-bits gegevensgroottes • Acht seriële communicatie-interfaces (SCI) — Standaard mark/space non-return-to-zero (NRZ)-formaat — Selecteerbaar IrDA 1.4 return-to-zero-inverted (RZI)-formaat met programmeerbare pulsbreedtes • Twee Inter-IC-bus (IIC)-modules — Multi-master-werking — Software programmeerbaar voor een van de 256 verschillende seriële klokfrequenties — Ondersteuning voor uitzendmodus — Ondersteuning voor 10-bits adressen • Spanningsregelaar op de chip — Twee parallelle, lineaire spanningsregelaars met bandgap-referentie — Laagspanningsdetectie (LVD) met laagspanningsonderbreking (LVI) — Resetcircuit bij inschakelen (POR) — Werking met een bereik van 3,3 V en 5 V — Laagspanningsreset (LVR)
• Energiezuinige wekwekker (API) — Beschikbaar in alle modi, inclusief Full Stop-modus — Trimbaar tot +-5% nauwkeurigheid — Time-outperioden variëren van 0,2 ms tot ~13 s met een resolutie van 0,2 ms • Invoer/uitvoer — Tot 152 algemene invoer-/uitvoerpinnen (I/O) plus 2 pinnen met alleen invoer — Hysterese en configureerbaar pull-up/pull-down-apparaat op alle invoerpennen — Configureerbare aandrijfsterkte op alle uitvoerpennen • Pakketopties — 208-pins MAPBGA — 144-pins low-profile quad flat-pack (LQFP) — 112-pins low-profile quad flat-pack (LQFP) — 80-pins quad flat-pack (QFP) • Maximale CPU-busfrequentie van 50 MHz, maximale XGATE-busfrequentie van 100 MHz
Zorg ervoor dat uw contactgegevens correct zijn. Jouw bericht zal rechtstreeks naar de ontvanger(s) worden verzonden en zullen niet openbaar worden weergegeven. Wij zullen uw persoonlijk informatie aan derden zonder uw uitdrukkelijke toestemming.