S912XET256W1MAL NXP
Beschikbaar
S912XET256W1MAL NXP
• 16-bits CPU12X — Opwaarts compatibel met de MC9S12-instructieset, met uitzondering van vijf Fuzzy-instructies (MEM, WAV, WAVR, REV, REVW) die zijn verwijderd — Verbeterde geïndexeerde adressering — Toegang tot grote gegevenssegmenten onafhankelijk van PPAGE • INT (interruptmodule) — Acht niveaus van geneste interrupts — Flexibele toewijzing van interruptbronnen aan elk interruptniveau. — Externe niet-maskeerbare interrupt met hoge prioriteit (XIRQ) — Interne niet-maskeerbare onderbreking van de Memory Protection Unit met hoge prioriteit — Tot 24 pinnen op poorten J, H en P configureerbaar als stijgende of dalende randgevoelige interrupts • EBI (externe businterface) (alleen beschikbaar in 208-pins en 144-pins pakketten) — Maximaal vier chipselectie-uitgangen om 16K-, 1M-, 2M- en maximaal 4MByte-adresruimten te selecteren — Elke chipselectie-uitvoer kan worden geconfigureerd om de transactie te voltooien op de time-out van een van de twee wachtstatusgeneratoren of de deassertie van het EWAIT-signaal • MMC (module mapping control) • DBG (debug-module) — Monitoring van CPU- en/of XGATE-bussen met tag-type of force-type breakpoint-verzoeken — 64 x 64-bits circulaire tracebuffer legt informatie over stroomverandering of geheugentoegang vast • BDM (foutopsporingsmodus op de achtergrond) • MPU (geheugenbeschermingseenheid) — 8 adresregio's definieerbaar per actieve programmataak — Granulariteit van het adresbereik zo laag als 8 bytes — Niet schrijven / Nee Beveiligingskenmerken uitvoeren — Niet-maskeerbare interrupt bij schending van toegang • XGATE — Programmeerbare, krachtige I/O-coprocessormodule — Draagt gegevens over van of naar alle randapparatuur en RAM zonder CPU-interventie of CPU-wachtstatussen — Voert logische, verschuivingen-, reken- en bitbewerkingen uit op gegevens — Kan de voltooiing van de HCS12X-signaleringsoverdracht onderbreken — Triggers van elke hardwaremodule en van de mogelijke CPU — Twee interruptniveaus om taken met hoge prioriteit uit te voeren — Hardware ondersteuning voor initialisatie van de stackpointer • OSC_LCP (oscillator) — Loopregeling met laag vermogen Pierce-oscillator met een kristal van 4 MHz tot 16 MHz — Goede immuniteit tegen ruis — Full-swing Pierce-optie met behulp van een kristal van 2 MHz tot 40 MHz — Transconductantiegrootte voor een optimale opstartmarge voor typische kristallen • IPLL (intern gefilterde, frequentiegemoduleerde fasevergrendelde klokgeneratie)
— Geen externe componenten nodig — Configureerbare optie om spectrum te verspreiden voor verminderde EMC-straling (frequentiemodulatie) • CRG (klok- en resetgeneratie) — COP-waakhond — Real-time onderbreking — Klokmonitor — Snel ontwaken uit STOP in zelfklokmodus • Geheugenopties — 128K, 256K, 384K, 512K, 768K en 1M byte Flash — 2K, 4K byte geëmuleerd EEPROM — 12K, 16K, 24K, 32K, 48K en 64K byte RAM • Flash Algemene functies — 64 databits plus 8 syndroom ECC (Error Correction Code) bits maken het mogelijk om fouten met één bit te corrigeren en dubbele fouten te detecteren — Sectorgrootte wissen 1024 bytes — Geautomatiseerd programma en wisalgoritme • D-Flash-functies — Tot 32 kbytes D-Flash-geheugen met sectoren van 256 bytes voor gebruikerstoegang. — Speciale opdrachten om de toegang tot het D-Flash-geheugen te beheren via EEE-bewerking. — Correctie van enkelvoudige bitfouten en detectie van dubbele bitfouten binnen één woord tijdens leesbewerkingen. - Geautomatiseerd programma- en wisalgoritme met verificatie en generatie van ECC-pariteitsbits. - Snelle sectorwissen en woordprogrammabewerking. — Mogelijkheid om maximaal vier woorden in een burst-reeks te programmeren • Geëmuleerde EEPROM-functies — Automatische verwerking van EEE-bestanden met behulp van een interne geheugencontroller. — Automatische overdracht van geldige EEE-gegevens van het D-Flash-geheugen naar het buffer-RAM bij het resetten. - Mogelijkheid om het aantal uitstaande EEE-gerelateerde buffer-RAM-woorden te controleren die nog in het D-Flash-geheugen moeten worden geprogrammeerd. — Mogelijkheid om EEE-werking uit te schakelen en prioritaire toegang tot het D-Flash-geheugen toe te staan. — Mogelijkheid om alle hangende EEE-bewerkingen te annuleren en prioriteitstoegang tot het D-Flash-geheugen toe te staan. • Twee 16-kanaals, 12-bits analoog-naar-digitaal-converters — 8/10/12-bits resolutie — 3μs, 10-bits enkelvoudige conversietijd — Links/rechts, ondertekende/niet-ondertekende resultaatgegevens — Externe en interne conversietriggermogelijkheid — Interne oscillator voor conversie in stopmodi — Ontwaken uit energiebesparende modi op analoge vergelijkings> of <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— Flexibel identificatiefilter dat kan worden geprogrammeerd als 2 x 32-bits, 4 x 16-bits of 8 x 8-bits — Vier afzonderlijke interruptkanalen voor Rx, Tx, fouten en ontwaken — Wekfunctie voor laagdoorlaatfilter — Loop-back voor zelftestwerking • ECT (verbeterde opnametimer) — 8 x 16-bits kanalen voor het vastleggen van invoer of uitvoervergelijking — 16-bits vrijlopende teller met 8-bits precisie-voorscaler — 16-bits modulus-down-teller met 8-bits precisie-voorscaler — Vier 8-bits of twee 16-bits pulsaccumulatoren • TIM (standaard timermodule) — 8 x 16-bits kanalen voor het vastleggen of vergelijken van uitvoer — 16-bits vrijlopende teller met 8-bits precisie-voorscaler — 1 x 16-bits pulsaccumulator • PIT (periodieke onderbrekingstimer) — Maximaal acht timers met onafhankelijke time-outperioden — Time-outperioden selecteerbaar tussen 1 en 224 busklokcycli — Time-outonderbreking en perifere triggers • 8 PWM-kanalen (pulsbreedtemodulator) — 8-kanaals x 8-bits of 4-kanaals x 16-bits pulsbreedtemodulator — programmeerbare periode en inschakelduur per kanaal — Midden- of links uitgelijnde uitgangen — Programmeerbare klokselectielogica met een breed frequentiebereik — Snelle noodstopinvoer • Drie seriële randapparatuurinterfacemodules (SPI) — Configureerbaar voor 8- of 16-bits gegevensgrootte • Acht seriële communicatie-interfaces (SCI) — Standaard mark/space non-return-to-zero (NRZ)-indeling — Selecteerbaar IrDA 1.4 return-to-zero-inverted (RZI)-formaat met programmeerbare pulsbreedtes • Twee Inter-IC-bus (IIC)-modules — Multimaster-werking — Software programmeerbaar voor een van de 256 verschillende seriële klokfrequenties — Ondersteuning voor uitzendmodus — Ondersteuning voor 10-bits adressen • On-Chip spanningsregelaar — Twee parallelle, lineaire spanningsregelaars met bandgap-referentie — Laagspanningsdetectie (LVD) met laagspanningsonderbreking (LVI) — Circuit voor opstartreset (POR) — Werking met 3,3 V en 5 V bereik — Laagspanningsreset (LVR)
• Low-power wake-up timer (API) — Beschikbaar in alle modi, inclusief Full Stop-modus — Trimbaar tot +-5% nauwkeurigheid — Time-outperioden variëren van 0,2 ms tot ~13 s met een resolutie van 0,2 ms • Input/Output — Tot 152 input/output-pinnen (I/O) voor algemeen gebruik plus 2 pinnen met alleen invoer — Hysterese en configureerbaar pull-up/pull-down-apparaat op alle invoerpinnen — Configureerbare aandrijfsterkte op alle outputpinnen • Pakketopties — 208-pins MAPBGA — 144-pins quad flat-pack (LQFP) met laag profiel — 112-pins low-profile quad flat-pack (LQFP) — 80-pins quad flat-pack (QFP) • 50 MHz maximale CPU-busfrequentie, 100 MHz maximale XGATE-busfrequentie
• 16-bits CPU12X — Opwaarts compatibel met de MC9S12-instructieset, met uitzondering van vijf Fuzzy-instructies (MEM, WAV, WAVR, REV, REVW) die zijn verwijderd — Verbeterde geïndexeerde adressering — Toegang tot grote gegevenssegmenten onafhankelijk van PPAGE • INT (interruptmodule) — Acht niveaus van geneste interrupts — Flexibele toewijzing van interruptbronnen aan elk interruptniveau. — Externe niet-maskeerbare interrupt met hoge prioriteit (XIRQ) — Interne niet-maskeerbare onderbreking van de Memory Protection Unit met hoge prioriteit — Tot 24 pinnen op poorten J, H en P configureerbaar als stijgende of dalende randgevoelige interrupts • EBI (externe businterface) (alleen beschikbaar in 208-pins en 144-pins pakketten) — Maximaal vier chipselectie-uitgangen om 16K-, 1M-, 2M- en maximaal 4MByte-adresruimten te selecteren — Elke chipselectie-uitvoer kan worden geconfigureerd om de transactie te voltooien op de time-out van een van de twee wachtstatusgeneratoren of de deassertie van het EWAIT-signaal • MMC (module mapping control) • DBG (debug-module) — Monitoring van CPU- en/of XGATE-bussen met tag-type of force-type breakpoint-verzoeken — 64 x 64-bits circulaire tracebuffer legt informatie over stroomverandering of geheugentoegang vast • BDM (foutopsporingsmodus op de achtergrond) • MPU (geheugenbeschermingseenheid) — 8 adresregio's definieerbaar per actieve programmataak — Granulariteit van het adresbereik zo laag als 8 bytes — Niet schrijven / Nee Beveiligingskenmerken uitvoeren — Niet-maskeerbare interrupt bij schending van toegang • XGATE — Programmeerbare, krachtige I/O-coprocessormodule — Draagt gegevens over van of naar alle randapparatuur en RAM zonder CPU-interventie of CPU-wachtstatussen — Voert logische, verschuivingen-, reken- en bitbewerkingen uit op gegevens — Kan de voltooiing van de HCS12X-signaleringsoverdracht onderbreken — Triggers van elke hardwaremodule en van de mogelijke CPU — Twee interruptniveaus om taken met hoge prioriteit uit te voeren — Hardware ondersteuning voor initialisatie van de stackpointer • OSC_LCP (oscillator) — Loopregeling met laag vermogen Pierce-oscillator met een kristal van 4 MHz tot 16 MHz — Goede immuniteit tegen ruis — Full-swing Pierce-optie met behulp van een kristal van 2 MHz tot 40 MHz — Transconductantiegrootte voor een optimale opstartmarge voor typische kristallen • IPLL (intern gefilterde, frequentiegemoduleerde fasevergrendelde klokgeneratie)
— Geen externe componenten nodig — Configureerbare optie om spectrum te verspreiden voor verminderde EMC-straling (frequentiemodulatie) • CRG (klok- en resetgeneratie) — COP-waakhond — Real-time onderbreking — Klokmonitor — Snel ontwaken uit STOP in zelfklokmodus • Geheugenopties — 128K, 256K, 384K, 512K, 768K en 1M byte Flash — 2K, 4K byte geëmuleerd EEPROM — 12K, 16K, 24K, 32K, 48K en 64K byte RAM • Flash Algemene functies — 64 databits plus 8 syndroom ECC (Error Correction Code) bits maken het mogelijk om fouten met één bit te corrigeren en dubbele fouten te detecteren — Sectorgrootte wissen 1024 bytes — Geautomatiseerd programma en wisalgoritme • D-Flash-functies — Tot 32 kbytes D-Flash-geheugen met sectoren van 256 bytes voor gebruikerstoegang. — Speciale opdrachten om de toegang tot het D-Flash-geheugen te beheren via EEE-bewerking. — Correctie van enkelvoudige bitfouten en detectie van dubbele bitfouten binnen één woord tijdens leesbewerkingen. - Geautomatiseerd programma- en wisalgoritme met verificatie en generatie van ECC-pariteitsbits. - Snelle sectorwissen en woordprogrammabewerking. — Mogelijkheid om maximaal vier woorden in een burst-reeks te programmeren • Geëmuleerde EEPROM-functies — Automatische verwerking van EEE-bestanden met behulp van een interne geheugencontroller. — Automatische overdracht van geldige EEE-gegevens van het D-Flash-geheugen naar het buffer-RAM bij het resetten. - Mogelijkheid om het aantal uitstaande EEE-gerelateerde buffer-RAM-woorden te controleren die nog in het D-Flash-geheugen moeten worden geprogrammeerd. — Mogelijkheid om EEE-werking uit te schakelen en prioritaire toegang tot het D-Flash-geheugen toe te staan. — Mogelijkheid om alle hangende EEE-bewerkingen te annuleren en prioriteitstoegang tot het D-Flash-geheugen toe te staan. • Twee 16-kanaals, 12-bits analoog-naar-digitaal-converters — 8/10/12-bits resolutie — 3μs, 10-bits enkelvoudige conversietijd — Links/rechts, ondertekende/niet-ondertekende resultaatgegevens — Externe en interne conversietriggermogelijkheid — Interne oscillator voor conversie in stopmodi — Ontwaken uit energiebesparende modi op analoge vergelijkings> of <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— Flexibel identificatiefilter dat kan worden geprogrammeerd als 2 x 32-bits, 4 x 16-bits of 8 x 8-bits — Vier afzonderlijke interruptkanalen voor Rx, Tx, fouten en ontwaken — Wekfunctie voor laagdoorlaatfilter — Loop-back voor zelftestwerking • ECT (verbeterde opnametimer) — 8 x 16-bits kanalen voor het vastleggen van invoer of uitvoervergelijking — 16-bits vrijlopende teller met 8-bits precisie-voorscaler — 16-bits modulus-down-teller met 8-bits precisie-voorscaler — Vier 8-bits of twee 16-bits pulsaccumulatoren • TIM (standaard timermodule) — 8 x 16-bits kanalen voor het vastleggen of vergelijken van uitvoer — 16-bits vrijlopende teller met 8-bits precisie-voorscaler — 1 x 16-bits pulsaccumulator • PIT (periodieke onderbrekingstimer) — Maximaal acht timers met onafhankelijke time-outperioden — Time-outperioden selecteerbaar tussen 1 en 224 busklokcycli — Time-outonderbreking en perifere triggers • 8 PWM-kanalen (pulsbreedtemodulator) — 8-kanaals x 8-bits of 4-kanaals x 16-bits pulsbreedtemodulator — programmeerbare periode en inschakelduur per kanaal — Midden- of links uitgelijnde uitgangen — Programmeerbare klokselectielogica met een breed frequentiebereik — Snelle noodstopinvoer • Drie seriële randapparatuurinterfacemodules (SPI) — Configureerbaar voor 8- of 16-bits gegevensgrootte • Acht seriële communicatie-interfaces (SCI) — Standaard mark/space non-return-to-zero (NRZ)-indeling — Selecteerbaar IrDA 1.4 return-to-zero-inverted (RZI)-formaat met programmeerbare pulsbreedtes • Twee Inter-IC-bus (IIC)-modules — Multimaster-werking — Software programmeerbaar voor een van de 256 verschillende seriële klokfrequenties — Ondersteuning voor uitzendmodus — Ondersteuning voor 10-bits adressen • On-Chip spanningsregelaar — Twee parallelle, lineaire spanningsregelaars met bandgap-referentie — Laagspanningsdetectie (LVD) met laagspanningsonderbreking (LVI) — Circuit voor opstartreset (POR) — Werking met 3,3 V en 5 V bereik — Laagspanningsreset (LVR)
• Low-power wake-up timer (API) — Beschikbaar in alle modi, inclusief Full Stop-modus — Trimbaar tot +-5% nauwkeurigheid — Time-outperioden variëren van 0,2 ms tot ~13 s met een resolutie van 0,2 ms • Input/Output — Tot 152 input/output-pinnen (I/O) voor algemeen gebruik plus 2 pinnen met alleen invoer — Hysterese en configureerbaar pull-up/pull-down-apparaat op alle invoerpinnen — Configureerbare aandrijfsterkte op alle outputpinnen • Pakketopties — 208-pins MAPBGA — 144-pins quad flat-pack (LQFP) met laag profiel — 112-pins low-profile quad flat-pack (LQFP) — 80-pins quad flat-pack (QFP) • 50 MHz maximale CPU-busfrequentie, 100 MHz maximale XGATE-busfrequentie
Zorg ervoor dat uw contactgegevens correct zijn. Jouw Bericht zal rechtstreeks naar de ontvanger(s) worden verzonden en zullen niet in het openbaar worden getoond. Wij zullen nooit uw persoonlijk informatie aan derden zonder uw uitdrukkelijke toestemming.