SPC5606BF1MLQ6 NXP
Beschikbaar
SPC5606BF1MLQ6 NXP
• 32-bits CPU-kerncomplex met één probleem (e200z0h)
— Voldoet aan de categorie Power Architecture-technologie® die is ingebed
— Verbeterde instructieset die codering met variabele lengte (VLE) mogelijk maakt om de voetafdruk van de codegrootte te verkleinen. Met de optionele codering van gemengde 16-bits en 32-bits instructies is het mogelijk om de codegrootte aanzienlijk te verkleinen.
• Tot 1,5 MB on-chip code flashgeheugen ondersteund met de flashgeheugencontroller
• 64 (4 × 16) KB on-chip dataflashgeheugen met ECC
• Tot 96 kB SRAM op de chip
• Geheugenbeschermingseenheid (MPU) met 8 regiodescriptoren en 32-byte regiogranulariteit op bepaalde gezinsleden (zie Tabel 1 voor details.)
• Interrupt controller (INTC) die 204 selecteerbare prioriteitsinterruptbronnen kan verwerken
• Frequentiegemoduleerde fasevergrendelde lus (FMPLL)
• Crossbar-switcharchitectuur voor gelijktijdige toegang tot randapparatuur, Flash of RAM vanaf meerdere busmasters
• 16-kanaals eDMA-controller met meerdere bronnen voor overdrachtsverzoeken met behulp van DMA-multiplexer
• Boot Assist Module (BAM) ondersteunt interne Flash-programmering via een seriële link (CAN of SCI)
• Timer ondersteunt I/O-kanalen en biedt een reeks 16-bits functies voor invoeropname, uitvoervergelijking en pulsbreedtemodulatie (eMIOS)
• 2 analoog-naar-digitaal-converters (ADC): een 10-bits en een 12-bits
• Cross Trigger Unit om synchronisatie van ADC-conversies met een timergebeurtenis van de eMIOS of PIT mogelijk te maken
• Maximaal 6 seriële randinterface (DSPI) modules
• Tot 10 modules voor seriële communicatie-interfaces (LINFlex)
• Tot 6 verbeterde volledige CAN (FlexCAN) modules met configureerbare buffers
• 1 interfacemodule voor intergeïntegreerde schakelingen (I2 C)
• Tot 149 configureerbare pinnen voor algemeen gebruik die invoer- en uitvoerbewerkingen ondersteunen (afhankelijk van het pakket)
• Real-time teller (RTC)
— Klokbron van interne 128 kHz of 16 MHz oscillator die autonoom ontwaken ondersteunt met een resolutie van 1 ms met een maximale time-out van 2 seconden
- Optionele ondersteuning voor RTC met klokbron van externe 32 kHz kristaloscillator, ondersteuning voor ontwaken met een resolutie van 1 sec en een maximale time-out van 1 uur
• Tot 8 periodieke interrupt-timers (PIT) met 32-bits tellerresolutie
• Nexus-ontwikkelingsinterface (NDI) volgens IEEE-ISTO 5001-2003 Klasse Twee Plus
• Testen van de grensscan van apparaat/bord wordt ondersteund door de Joint Test Action Group (JTAG) van IEEE (IEEE 1149.1)
• On-chip spanningsregelaar (VREG) voor het regelen van de ingangsvoeding voor alle interne niveaus
• 32-bits CPU-kerncomplex met één probleem (e200z0h)
— Voldoet aan de categorie Power Architecture-technologie® die is ingebed
— Verbeterde instructieset die codering met variabele lengte (VLE) mogelijk maakt om de voetafdruk van de codegrootte te verkleinen. Met de optionele codering van gemengde 16-bits en 32-bits instructies is het mogelijk om de codegrootte aanzienlijk te verkleinen.
• Tot 1,5 MB on-chip code flashgeheugen ondersteund met de flashgeheugencontroller
• 64 (4 × 16) KB on-chip dataflashgeheugen met ECC
• Tot 96 kB SRAM op de chip
• Geheugenbeschermingseenheid (MPU) met 8 regiodescriptoren en 32-byte regiogranulariteit op bepaalde gezinsleden (zie Tabel 1 voor details.)
• Interrupt controller (INTC) die 204 selecteerbare prioriteitsinterruptbronnen kan verwerken
• Frequentiegemoduleerde fasevergrendelde lus (FMPLL)
• Crossbar-switcharchitectuur voor gelijktijdige toegang tot randapparatuur, Flash of RAM vanaf meerdere busmasters
• 16-kanaals eDMA-controller met meerdere bronnen voor overdrachtsverzoeken met behulp van DMA-multiplexer
• Boot Assist Module (BAM) ondersteunt interne Flash-programmering via een seriële link (CAN of SCI)
• Timer ondersteunt I/O-kanalen en biedt een reeks 16-bits functies voor invoeropname, uitvoervergelijking en pulsbreedtemodulatie (eMIOS)
• 2 analoog-naar-digitaal-converters (ADC): een 10-bits en een 12-bits
• Cross Trigger Unit om synchronisatie van ADC-conversies met een timergebeurtenis van de eMIOS of PIT mogelijk te maken
• Maximaal 6 seriële randinterface (DSPI) modules
• Tot 10 modules voor seriële communicatie-interfaces (LINFlex)
• Tot 6 verbeterde volledige CAN (FlexCAN) modules met configureerbare buffers
• 1 interfacemodule voor intergeïntegreerde schakelingen (I2 C)
• Tot 149 configureerbare pinnen voor algemeen gebruik die invoer- en uitvoerbewerkingen ondersteunen (afhankelijk van het pakket)
• Real-time teller (RTC)
— Klokbron van interne 128 kHz of 16 MHz oscillator die autonoom ontwaken ondersteunt met een resolutie van 1 ms met een maximale time-out van 2 seconden
- Optionele ondersteuning voor RTC met klokbron van externe 32 kHz kristaloscillator, ondersteuning voor ontwaken met een resolutie van 1 sec en een maximale time-out van 1 uur
• Tot 8 periodieke interrupt-timers (PIT) met 32-bits tellerresolutie
• Nexus-ontwikkelingsinterface (NDI) volgens IEEE-ISTO 5001-2003 Klasse Twee Plus
• Testen van de grensscan van apparaat/bord wordt ondersteund door de Joint Test Action Group (JTAG) van IEEE (IEEE 1149.1)
• On-chip spanningsregelaar (VREG) voor het regelen van de ingangsvoeding voor alle interne niveaus
Zorg ervoor dat uw contactgegevens correct zijn. Jouw Bericht zal rechtstreeks naar de ontvanger(s) worden verzonden en zullen niet in het openbaar worden getoond. Wij zullen nooit uw persoonlijk informatie aan derden zonder uw uitdrukkelijke toestemming.