SPC5606BF1MLQ6 NXP
Beschikbaar
SPC5606BF1MLQ6 NXP
Kenmerken • Single issue, 32-bit CPU core complex (e200z0h) — Voldoet aan de categorie Power Architecture® technology embedded — Verbeterde instructieset die codering met variabele lengte (VLE) mogelijk maakt om de voetafdruk van de codegrootte te verkleinen. Met de optionele codering van gemengde 16-bits en 32-bits instructies is het mogelijk om de voetafdruk van de code aanzienlijk te verkleinen. • Tot 1,5 MB on-chip code flashgeheugen ondersteund door de flash-geheugencontroller • 64 (4 × 16) KB on-chip data flashgeheugen met ECC • Tot 96 KB on-chip SRAM • Memory Protection Unit (MPU) met 8 regiodescriptoren en 32-byte regiogranulariteit op bepaalde gezinsleden (zie tabel 1 voor details.) • Interrupt controller (INTC) geschikt voor het verwerken van 204 interrupt-bronnen met selecteerbare prioriteit • Frequentiegemoduleerde fasevergrendelde lus (FMPLL) • Architectuur van dwarsbalkschakelaars voor gelijktijdige toegang tot randapparatuur, Flash of RAM vanaf meerdere busmasters • 16-kanaals eDMA-controller met meerdere bronnen voor overdrachtsverzoeken met behulp van DMA-multiplexer • Boot Assist Module (BAM) ondersteunt interne Flash-programmering via een seriële link (CAN of SCI) • Timer ondersteunt I/O-kanalen en biedt een reeks 16-bits functies voor het vastleggen van invoer, uitvoervergelijking en pulsbreedtemodulatie (eMIOS) • 2 analoog-naar-digitaal-converters (ADC): een 10-bits en een 12-bits • Cross Trigger Unit om synchronisatie van ADC-conversies met een timergebeurtenis van de eMIOS of PIT mogelijk te maken • Maximaal 6 seriële perifere interfaces (DSPI) modules
Tot 10 seriële communicatie-interface (LINFlex) modules • Tot 6 verbeterde volledige CAN-modules (FlexCAN) met configureerbare buffers • 1 interfacemodule met intergeïntegreerde schakeling (I2C) • Tot 149 configureerbare pinnen voor algemeen gebruik die invoer- en uitvoerbewerkingen ondersteunen (afhankelijk van het pakket) • Real-Time Teller (RTC) • Klokbron van interne 128 kHz of 16 MHz oscillator die autonoom ontwaken ondersteunt met een resolutie van 1 ms met een maximale time-out van 2 seconden • Optionele ondersteuning voor RTC met klokbron van externe 32 kHz kristaloscillator, die wake-up ondersteunt met een resolutie van 1 sec en een maximale time-out van 1 uur • Tot 8 periodieke interrupt timers (PIT) met 32-bits tellerresolutie • Nexus development interface (NDI) volgens IEEE-ISTO 5001-2003 Class Two Plus • Testen van de grens van het apparaat/bord ondersteund door de Joint Test Action Group (JTAG) van IEEE (IEEE 1149.1) • On-chip spanningsregelaar (VREG) voor regeling van de ingangsvoeding voor alle interne niveaus
Kenmerken • Single issue, 32-bit CPU core complex (e200z0h) — Voldoet aan de categorie Power Architecture® technology embedded — Verbeterde instructieset die codering met variabele lengte (VLE) mogelijk maakt om de voetafdruk van de codegrootte te verkleinen. Met de optionele codering van gemengde 16-bits en 32-bits instructies is het mogelijk om de voetafdruk van de code aanzienlijk te verkleinen. • Tot 1,5 MB on-chip code flashgeheugen ondersteund door de flash-geheugencontroller • 64 (4 × 16) KB on-chip data flashgeheugen met ECC • Tot 96 KB on-chip SRAM • Memory Protection Unit (MPU) met 8 regiodescriptoren en 32-byte regiogranulariteit op bepaalde gezinsleden (zie tabel 1 voor details.) • Interrupt controller (INTC) geschikt voor het verwerken van 204 interrupt-bronnen met selecteerbare prioriteit • Frequentiegemoduleerde fasevergrendelde lus (FMPLL) • Architectuur van dwarsbalkschakelaars voor gelijktijdige toegang tot randapparatuur, Flash of RAM vanaf meerdere busmasters • 16-kanaals eDMA-controller met meerdere bronnen voor overdrachtsverzoeken met behulp van DMA-multiplexer • Boot Assist Module (BAM) ondersteunt interne Flash-programmering via een seriële link (CAN of SCI) • Timer ondersteunt I/O-kanalen en biedt een reeks 16-bits functies voor het vastleggen van invoer, uitvoervergelijking en pulsbreedtemodulatie (eMIOS) • 2 analoog-naar-digitaal-converters (ADC): een 10-bits en een 12-bits • Cross Trigger Unit om synchronisatie van ADC-conversies met een timergebeurtenis van de eMIOS of PIT mogelijk te maken • Maximaal 6 seriële perifere interfaces (DSPI) modules
Tot 10 seriële communicatie-interface (LINFlex) modules • Tot 6 verbeterde volledige CAN-modules (FlexCAN) met configureerbare buffers • 1 interfacemodule met intergeïntegreerde schakeling (I2C) • Tot 149 configureerbare pinnen voor algemeen gebruik die invoer- en uitvoerbewerkingen ondersteunen (afhankelijk van het pakket) • Real-Time Teller (RTC) • Klokbron van interne 128 kHz of 16 MHz oscillator die autonoom ontwaken ondersteunt met een resolutie van 1 ms met een maximale time-out van 2 seconden • Optionele ondersteuning voor RTC met klokbron van externe 32 kHz kristaloscillator, die wake-up ondersteunt met een resolutie van 1 sec en een maximale time-out van 1 uur • Tot 8 periodieke interrupt timers (PIT) met 32-bits tellerresolutie • Nexus development interface (NDI) volgens IEEE-ISTO 5001-2003 Class Two Plus • Testen van de grens van het apparaat/bord ondersteund door de Joint Test Action Group (JTAG) van IEEE (IEEE 1149.1) • On-chip spanningsregelaar (VREG) voor regeling van de ingangsvoeding voor alle interne niveaus
Zorg ervoor dat uw contactgegevens correct zijn. Jouw bericht zal rechtstreeks naar de ontvanger(s) worden verzonden en zullen niet openbaar worden weergegeven. Wij zullen uw persoonlijk informatie aan derden zonder uw uitdrukkelijke toestemming.